Lines Matching refs:ltq_dma_w32_mask
58 #define ltq_dma_w32_mask(x, y, z) ltq_w32_mask(x, y, \ macro
70 ltq_dma_w32_mask(0, 1 << ch->nr, LTQ_DMA_IRNEN); in ltq_dma_enable_irq()
82 ltq_dma_w32_mask(1 << ch->nr, 0, LTQ_DMA_IRNEN); in ltq_dma_disable_irq()
106 ltq_dma_w32_mask(0, DMA_CHAN_ON, LTQ_DMA_CCTRL); in ltq_dma_open()
119 ltq_dma_w32_mask(DMA_CHAN_ON, 0, LTQ_DMA_CCTRL); in ltq_dma_close()
140 ltq_dma_w32_mask(DMA_CHAN_ON, 0, LTQ_DMA_CCTRL); in ltq_dma_alloc()
142 ltq_dma_w32_mask(0, DMA_CHAN_RST, LTQ_DMA_CCTRL); in ltq_dma_alloc()
157 ltq_dma_w32_mask(0, 1 << ch->nr, LTQ_DMA_IRNEN); in ltq_dma_alloc_tx()
172 ltq_dma_w32_mask(0, 1 << ch->nr, LTQ_DMA_IRNEN); in ltq_dma_alloc_rx()
199 ltq_dma_w32_mask(0, DMA_ETOP_ENDIANNESS | DMA_PDEN, in ltq_dma_init_port()
233 ltq_dma_w32_mask(0, DMA_RESET, LTQ_DMA_CTRL); in ltq_dma_init()
243 ltq_dma_w32_mask(DMA_CHAN_ON, 0, LTQ_DMA_CCTRL); in ltq_dma_init()