Lines Matching refs:clkr

95 	.clkr.hw.init = &(struct clk_init_data){
111 .clkr.hw.init = &(struct clk_init_data){
169 .clkr = {
184 .clkr = {
218 .clkr = {
233 .clkr = {
267 .clkr = {
282 .clkr = {
322 .clkr = {
337 .clkr = {
353 .clkr = {
386 .clkr = {
401 .clkr = {
417 .clkr = {
450 .clkr = {
465 .clkr = {
481 .clkr = {
499 struct clk_regmap clkr; member
503 container_of(to_clk_regmap(_hw), struct clk_pix_rdi, clkr)
532 regmap_update_bits(rdi->clkr.regmap, rdi->s2_reg, rdi->s2_mask, val); in pix_rdi_set_parent()
543 regmap_update_bits(rdi->clkr.regmap, rdi->s_reg, rdi->s_mask, val); in pix_rdi_set_parent()
563 regmap_read(rdi->clkr.regmap, rdi->s2_reg, &val); in pix_rdi_get_parent()
567 regmap_read(rdi->clkr.regmap, rdi->s_reg, &val); in pix_rdi_get_parent()
593 .clkr = {
610 .clkr = {
627 .clkr = {
644 .clkr = {
661 .clkr = {
700 .clkr = {
717 .clkr = {
733 .clkr = {
749 .clkr = {
810 .clkr = {
825 .clkr = {
870 .clkr = {
885 .clkr = {
971 .clkr = {
993 .clkr = {
1049 .clkr = {
1064 .clkr = {
1080 .clkr = {
1128 .clkr = {
1143 .clkr = {
1176 .clkr = {
1191 .clkr = {
1256 .clkr = {
1271 .clkr = {
1287 .clkr = {
1303 .clkr = {
1355 .clkr = {
1370 .clkr = {
1418 .clkr = {
1436 .clkr = {
1452 .clkr = {
1468 .clkr = {
1484 .clkr = {
1500 .clkr = {
1516 .clkr = {
1532 .clkr = {
1589 .clkr = {
1604 .clkr = {
1640 .clkr = {
1655 .clkr = {
1708 .clkr = {
1723 .clkr = {
1739 .clkr = {
1755 .clkr = {
1771 .clkr = {
1787 .clkr = {
1801 .clkr = {
1817 .clkr = {
1833 .clkr = {
1849 .clkr = {
1863 .clkr = {
1879 .clkr = {
1895 .clkr = {
1911 .clkr = {
1927 .clkr = {
1943 .clkr = {
1957 .clkr = {
1971 .clkr = {
1985 .clkr = {
2001 .clkr = {
2015 .clkr = {
2031 .clkr = {
2047 .clkr = {
2063 .clkr = {
2079 .clkr = {
2095 .clkr = {
2111 .clkr = {
2125 .clkr = {
2141 .clkr = {
2155 .clkr = {
2169 .clkr = {
2183 .clkr = {
2199 .clkr = {
2213 .clkr = {
2227 .clkr = {
2243 .clkr = {
2257 .clkr = {
2271 .clkr = {
2283 [TV_ENC_AHB_CLK] = &tv_enc_ahb_clk.clkr,
2284 [AMP_AHB_CLK] = &amp_ahb_clk.clkr,
2285 [DSI2_S_AHB_CLK] = &dsi2_s_ahb_clk.clkr,
2286 [JPEGD_AHB_CLK] = &jpegd_ahb_clk.clkr,
2287 [GFX2D0_AHB_CLK] = &gfx2d0_ahb_clk.clkr,
2288 [DSI_S_AHB_CLK] = &dsi_s_ahb_clk.clkr,
2289 [DSI2_M_AHB_CLK] = &dsi2_m_ahb_clk.clkr,
2290 [VPE_AHB_CLK] = &vpe_ahb_clk.clkr,
2291 [SMMU_AHB_CLK] = &smmu_ahb_clk.clkr,
2292 [HDMI_M_AHB_CLK] = &hdmi_m_ahb_clk.clkr,
2293 [VFE_AHB_CLK] = &vfe_ahb_clk.clkr,
2294 [ROT_AHB_CLK] = &rot_ahb_clk.clkr,
2295 [VCODEC_AHB_CLK] = &vcodec_ahb_clk.clkr,
2296 [MDP_AHB_CLK] = &mdp_ahb_clk.clkr,
2297 [DSI_M_AHB_CLK] = &dsi_m_ahb_clk.clkr,
2298 [CSI_AHB_CLK] = &csi_ahb_clk.clkr,
2299 [MMSS_IMEM_AHB_CLK] = &mmss_imem_ahb_clk.clkr,
2300 [IJPEG_AHB_CLK] = &ijpeg_ahb_clk.clkr,
2301 [HDMI_S_AHB_CLK] = &hdmi_s_ahb_clk.clkr,
2302 [GFX3D_AHB_CLK] = &gfx3d_ahb_clk.clkr,
2303 [GFX2D1_AHB_CLK] = &gfx2d1_ahb_clk.clkr,
2304 [JPEGD_AXI_CLK] = &jpegd_axi_clk.clkr,
2305 [GMEM_AXI_CLK] = &gmem_axi_clk.clkr,
2306 [MDP_AXI_CLK] = &mdp_axi_clk.clkr,
2307 [MMSS_IMEM_AXI_CLK] = &mmss_imem_axi_clk.clkr,
2308 [IJPEG_AXI_CLK] = &ijpeg_axi_clk.clkr,
2309 [GFX3D_AXI_CLK] = &gfx3d_axi_clk.clkr,
2310 [VCODEC_AXI_CLK] = &vcodec_axi_clk.clkr,
2311 [VFE_AXI_CLK] = &vfe_axi_clk.clkr,
2312 [VPE_AXI_CLK] = &vpe_axi_clk.clkr,
2313 [ROT_AXI_CLK] = &rot_axi_clk.clkr,
2314 [VCODEC_AXI_A_CLK] = &vcodec_axi_a_clk.clkr,
2315 [VCODEC_AXI_B_CLK] = &vcodec_axi_b_clk.clkr,
2316 [CSI0_SRC] = &csi0_src.clkr,
2317 [CSI0_CLK] = &csi0_clk.clkr,
2318 [CSI0_PHY_CLK] = &csi0_phy_clk.clkr,
2319 [CSI1_SRC] = &csi1_src.clkr,
2320 [CSI1_CLK] = &csi1_clk.clkr,
2321 [CSI1_PHY_CLK] = &csi1_phy_clk.clkr,
2322 [CSI2_SRC] = &csi2_src.clkr,
2323 [CSI2_CLK] = &csi2_clk.clkr,
2324 [CSI2_PHY_CLK] = &csi2_phy_clk.clkr,
2325 [CSI_PIX_CLK] = &csi_pix_clk.clkr,
2326 [CSI_RDI_CLK] = &csi_rdi_clk.clkr,
2327 [MDP_VSYNC_CLK] = &mdp_vsync_clk.clkr,
2328 [HDMI_APP_CLK] = &hdmi_app_clk.clkr,
2329 [CSI_PIX1_CLK] = &csi_pix1_clk.clkr,
2330 [CSI_RDI2_CLK] = &csi_rdi2_clk.clkr,
2331 [CSI_RDI1_CLK] = &csi_rdi1_clk.clkr,
2332 [GFX2D0_SRC] = &gfx2d0_src.clkr,
2333 [GFX2D0_CLK] = &gfx2d0_clk.clkr,
2334 [GFX2D1_SRC] = &gfx2d1_src.clkr,
2335 [GFX2D1_CLK] = &gfx2d1_clk.clkr,
2336 [GFX3D_SRC] = &gfx3d_src.clkr,
2337 [GFX3D_CLK] = &gfx3d_clk.clkr,
2338 [IJPEG_SRC] = &ijpeg_src.clkr,
2339 [IJPEG_CLK] = &ijpeg_clk.clkr,
2340 [JPEGD_SRC] = &jpegd_src.clkr,
2341 [JPEGD_CLK] = &jpegd_clk.clkr,
2342 [MDP_SRC] = &mdp_src.clkr,
2343 [MDP_CLK] = &mdp_clk.clkr,
2344 [MDP_LUT_CLK] = &mdp_lut_clk.clkr,
2345 [ROT_SRC] = &rot_src.clkr,
2346 [ROT_CLK] = &rot_clk.clkr,
2347 [TV_ENC_CLK] = &tv_enc_clk.clkr,
2348 [TV_DAC_CLK] = &tv_dac_clk.clkr,
2349 [HDMI_TV_CLK] = &hdmi_tv_clk.clkr,
2350 [MDP_TV_CLK] = &mdp_tv_clk.clkr,
2351 [TV_SRC] = &tv_src.clkr,
2352 [VCODEC_SRC] = &vcodec_src.clkr,
2353 [VCODEC_CLK] = &vcodec_clk.clkr,
2354 [VFE_SRC] = &vfe_src.clkr,
2355 [VFE_CLK] = &vfe_clk.clkr,
2356 [VFE_CSI_CLK] = &vfe_csi_clk.clkr,
2357 [VPE_SRC] = &vpe_src.clkr,
2358 [VPE_CLK] = &vpe_clk.clkr,
2359 [CAMCLK0_SRC] = &camclk0_src.clkr,
2360 [CAMCLK0_CLK] = &camclk0_clk.clkr,
2361 [CAMCLK1_SRC] = &camclk1_src.clkr,
2362 [CAMCLK1_CLK] = &camclk1_clk.clkr,
2363 [CAMCLK2_SRC] = &camclk2_src.clkr,
2364 [CAMCLK2_CLK] = &camclk2_clk.clkr,
2365 [CSIPHYTIMER_SRC] = &csiphytimer_src.clkr,
2366 [CSIPHY2_TIMER_CLK] = &csiphy2_timer_clk.clkr,
2367 [CSIPHY1_TIMER_CLK] = &csiphy1_timer_clk.clkr,
2368 [CSIPHY0_TIMER_CLK] = &csiphy0_timer_clk.clkr,
2369 [PLL2] = &pll2.clkr,
2451 [AMP_AHB_CLK] = &amp_ahb_clk.clkr,
2452 [DSI2_S_AHB_CLK] = &dsi2_s_ahb_clk.clkr,
2453 [JPEGD_AHB_CLK] = &jpegd_ahb_clk.clkr,
2454 [DSI_S_AHB_CLK] = &dsi_s_ahb_clk.clkr,
2455 [DSI2_M_AHB_CLK] = &dsi2_m_ahb_clk.clkr,
2456 [VPE_AHB_CLK] = &vpe_ahb_clk.clkr,
2457 [SMMU_AHB_CLK] = &smmu_ahb_clk.clkr,
2458 [HDMI_M_AHB_CLK] = &hdmi_m_ahb_clk.clkr,
2459 [VFE_AHB_CLK] = &vfe_ahb_clk.clkr,
2460 [ROT_AHB_CLK] = &rot_ahb_clk.clkr,
2461 [VCODEC_AHB_CLK] = &vcodec_ahb_clk.clkr,
2462 [MDP_AHB_CLK] = &mdp_ahb_clk.clkr,
2463 [DSI_M_AHB_CLK] = &dsi_m_ahb_clk.clkr,
2464 [CSI_AHB_CLK] = &csi_ahb_clk.clkr,
2465 [MMSS_IMEM_AHB_CLK] = &mmss_imem_ahb_clk.clkr,
2466 [IJPEG_AHB_CLK] = &ijpeg_ahb_clk.clkr,
2467 [HDMI_S_AHB_CLK] = &hdmi_s_ahb_clk.clkr,
2468 [GFX3D_AHB_CLK] = &gfx3d_ahb_clk.clkr,
2469 [JPEGD_AXI_CLK] = &jpegd_axi_clk.clkr,
2470 [GMEM_AXI_CLK] = &gmem_axi_clk.clkr,
2471 [MDP_AXI_CLK] = &mdp_axi_clk.clkr,
2472 [MMSS_IMEM_AXI_CLK] = &mmss_imem_axi_clk.clkr,
2473 [IJPEG_AXI_CLK] = &ijpeg_axi_clk.clkr,
2474 [GFX3D_AXI_CLK] = &gfx3d_axi_clk.clkr,
2475 [VCODEC_AXI_CLK] = &vcodec_axi_clk.clkr,
2476 [VFE_AXI_CLK] = &vfe_axi_clk.clkr,
2477 [VPE_AXI_CLK] = &vpe_axi_clk.clkr,
2478 [ROT_AXI_CLK] = &rot_axi_clk.clkr,
2479 [VCODEC_AXI_A_CLK] = &vcodec_axi_a_clk.clkr,
2480 [VCODEC_AXI_B_CLK] = &vcodec_axi_b_clk.clkr,
2481 [CSI0_SRC] = &csi0_src.clkr,
2482 [CSI0_CLK] = &csi0_clk.clkr,
2483 [CSI0_PHY_CLK] = &csi0_phy_clk.clkr,
2484 [CSI1_SRC] = &csi1_src.clkr,
2485 [CSI1_CLK] = &csi1_clk.clkr,
2486 [CSI1_PHY_CLK] = &csi1_phy_clk.clkr,
2487 [CSI2_SRC] = &csi2_src.clkr,
2488 [CSI2_CLK] = &csi2_clk.clkr,
2489 [CSI2_PHY_CLK] = &csi2_phy_clk.clkr,
2490 [CSI_PIX_CLK] = &csi_pix_clk.clkr,
2491 [CSI_RDI_CLK] = &csi_rdi_clk.clkr,
2492 [MDP_VSYNC_CLK] = &mdp_vsync_clk.clkr,
2493 [HDMI_APP_CLK] = &hdmi_app_clk.clkr,
2494 [CSI_PIX1_CLK] = &csi_pix1_clk.clkr,
2495 [CSI_RDI2_CLK] = &csi_rdi2_clk.clkr,
2496 [CSI_RDI1_CLK] = &csi_rdi1_clk.clkr,
2497 [GFX3D_SRC] = &gfx3d_src.clkr,
2498 [GFX3D_CLK] = &gfx3d_clk.clkr,
2499 [IJPEG_SRC] = &ijpeg_src.clkr,
2500 [IJPEG_CLK] = &ijpeg_clk.clkr,
2501 [JPEGD_SRC] = &jpegd_src.clkr,
2502 [JPEGD_CLK] = &jpegd_clk.clkr,
2503 [MDP_SRC] = &mdp_src.clkr,
2504 [MDP_CLK] = &mdp_clk.clkr,
2505 [MDP_LUT_CLK] = &mdp_lut_clk.clkr,
2506 [ROT_SRC] = &rot_src.clkr,
2507 [ROT_CLK] = &rot_clk.clkr,
2508 [TV_DAC_CLK] = &tv_dac_clk.clkr,
2509 [HDMI_TV_CLK] = &hdmi_tv_clk.clkr,
2510 [MDP_TV_CLK] = &mdp_tv_clk.clkr,
2511 [TV_SRC] = &tv_src.clkr,
2512 [VCODEC_SRC] = &vcodec_src.clkr,
2513 [VCODEC_CLK] = &vcodec_clk.clkr,
2514 [VFE_SRC] = &vfe_src.clkr,
2515 [VFE_CLK] = &vfe_clk.clkr,
2516 [VFE_CSI_CLK] = &vfe_csi_clk.clkr,
2517 [VPE_SRC] = &vpe_src.clkr,
2518 [VPE_CLK] = &vpe_clk.clkr,
2519 [CAMCLK0_SRC] = &camclk0_src.clkr,
2520 [CAMCLK0_CLK] = &camclk0_clk.clkr,
2521 [CAMCLK1_SRC] = &camclk1_src.clkr,
2522 [CAMCLK1_CLK] = &camclk1_clk.clkr,
2523 [CAMCLK2_SRC] = &camclk2_src.clkr,
2524 [CAMCLK2_CLK] = &camclk2_clk.clkr,
2525 [CSIPHYTIMER_SRC] = &csiphytimer_src.clkr,
2526 [CSIPHY2_TIMER_CLK] = &csiphy2_timer_clk.clkr,
2527 [CSIPHY1_TIMER_CLK] = &csiphy1_timer_clk.clkr,
2528 [CSIPHY0_TIMER_CLK] = &csiphy0_timer_clk.clkr,
2529 [PLL2] = &pll2.clkr,
2530 [RGB_TV_CLK] = &rgb_tv_clk.clkr,
2531 [NPL_TV_CLK] = &npl_tv_clk.clkr,
2532 [VCAP_AHB_CLK] = &vcap_ahb_clk.clkr,
2533 [VCAP_AXI_CLK] = &vcap_axi_clk.clkr,
2534 [VCAP_SRC] = &vcap_src.clkr,
2535 [VCAP_CLK] = &vcap_clk.clkr,
2536 [VCAP_NPL_CLK] = &vcap_npl_clk.clkr,
2537 [PLL15] = &pll15.clkr,
2672 gfx3d_src.clkr.hw.init = &gfx3d_8064_init; in mmcc_msm8960_probe()