Lines Matching refs:U32

153     U32                     MsgContext;                 /* 08h */
156 U32 HostMfaHighAddr; /* 10h */
157 U32 SenseBufferHighAddr; /* 14h */
158 U32 ReplyFifoHostSignalingAddr; /* 18h */
201 U32 MsgContext; /* 08h */
204 U32 IOCLogInfo; /* 10h */
221 U32 MsgContext; /* 08h */
236 U32 Word;
248 U32 MsgContext; /* 08h */
251 U32 IOCLogInfo; /* 10h */
260 U32 CurrentHostMfaHighAddr; /* 20h */
264 U32 CurrentSenseBufferHighAddr; /* 28h */
268 U32 FWImageSize; /* 30h */
269 U32 IOCCapabilities; /* 34h */
274 U32 ReplyFifoHostSignalingAddr; /* 4Ch */
333 U32 MsgContext; /* 08h */
345 U32 MsgContext; /* 08h */
348 U32 IOCLogInfo; /* 10h */
359 U32 Reserved5; /* 24h */
392 U32 MsgContext; /* 08h */
404 U32 MsgContext; /* 08h */
407 U32 IOCLogInfo; /* 10h */
430 U32 MsgContext; /* 08h */
444 U32 MsgContext; /* 08h */
447 U32 IOCLogInfo; /* 10h */
448 U32 Event; /* 14h */
449 U32 EventContext; /* 18h */
450 U32 Data[1]; /* 1Ch */
463 U32 MsgContext; /* 08h */
464 U32 Event; /* 0Ch */
465 U32 EventContext; /* 10h */
476 U32 MsgContext; /* 08h */
479 U32 IOCLogInfo; /* 10h */
541 U32 TimeStamp; /* 00h */
542 U32 Reserved1; /* 04h */
553 U32 Reserved2; /* 04h */
600 U32 DeviceInfo; /* 08h */
650 U32 SettingsStatus; /* 08h */
677 U32 Reserved2; /* 04h */
701 U32 Lba;
781 U32 NPortID; /* 00h */
850 U32 DiscoveryStatus; /* 00h */
851 U32 Reserved1; /* 04h */
864 U32 DiscoveryStatus; /* 00h */
948 U32 DiscoveryStatus; /* 10h */
1004 U32 MsgContext; /* 08h */
1029 U32 Reserved_0100_Checksum; /* 04h */ /* obsolete Checksum */
1030 U32 ImageOffset; /* 08h */
1031 U32 ImageSize; /* 0Ch */
1044 U32 MsgContext; /* 08h */
1047 U32 IOCLogInfo; /* 10h */
1064 U32 MsgContext; /* 08h */
1088 U32 Reserved1; /* 04h */
1089 U32 ImageOffset; /* 08h */
1090 U32 ImageSize; /* 0Ch */
1103 U32 MsgContext; /* 08h */
1106 U32 IOCLogInfo; /* 10h */
1107 U32 ActualImageSize; /* 14h */
1114 U32 ArmBranchInstruction0; /* 00h */
1115 U32 Signature0; /* 04h */
1116 U32 Signature1; /* 08h */
1117 U32 Signature2; /* 0Ch */
1118 U32 ArmBranchInstruction1; /* 10h */
1119 U32 ArmBranchInstruction2; /* 14h */
1120 U32 Reserved; /* 18h */
1121 U32 Checksum; /* 1Ch */
1125 U32 SeqCodeVersion; /* 28h */
1126 U32 ImageSize; /* 2Ch */
1127 U32 NextImageHeaderOffset; /* 30h */
1128 U32 LoadStartAddress; /* 34h */
1129 U32 IopResetVectorValue; /* 38h */
1130 U32 IopResetRegAddr; /* 3Ch */
1131 U32 VersionNameWhat; /* 40h */
1133 U32 VendorNameWhat; /* 64h */
1192 U32 Checksum; /* 04h */
1193 U32 ImageSize; /* 08h */
1194 U32 NextImageHeaderOffset; /* 0Ch */
1195 U32 LoadStartAddress; /* 10h */
1196 U32 Reserved2; /* 14h */