Lines Matching refs:qnum
264 #define SXGBE_MTL_TXQ_OPMODE_REG(qnum) \ argument
265 (SXGBE_MTL_TC_TXBASE_REG + (qnum * 0x80) + 0x00)
269 #define SXGBE_MTL_TXQ_UNDERFLOW_REG(qnum) \ argument
270 (SXGBE_MTL_TC_TXBASE_REG + (qnum * 0x80) + 0x04)
271 #define SXGBE_MTL_TXQ_DEBUG_REG(qnum) \ argument
272 (SXGBE_MTL_TC_TXBASE_REG + (qnum * 0x80) + 0x08)
273 #define SXGBE_MTL_TXQ_ETSCTL_REG(qnum) \ argument
274 (SXGBE_MTL_TC_TXBASE_REG + (qnum * 0x80) + 0x10)
275 #define SXGBE_MTL_TXQ_ETSSTATUS_REG(qnum) \ argument
276 (SXGBE_MTL_TC_TXBASE_REG + (qnum * 0x80) + 0x14)
277 #define SXGBE_MTL_TXQ_QUANTWEIGHT_REG(qnum) \ argument
278 (SXGBE_MTL_TC_TXBASE_REG + (qnum * 0x80) + 0x18)
282 #define SXGBE_MTL_RXQ_OPMODE_REG(qnum) \ argument
283 (SXGBE_MTL_TC_RXBASE_REG + (qnum * 0x80) + 0x00)
284 #define SXGBE_MTL_RXQ_MISPKTOVERFLOW_REG(qnum) \ argument
285 (SXGBE_MTL_TC_RXBASE_REG + (qnum * 0x80) + 0x04)
286 #define SXGBE_MTL_RXQ_DEBUG_REG(qnum) \ argument
287 (SXGBE_MTL_TC_RXBASE_REG + (qnum * 0x80) + 0x08)
288 #define SXGBE_MTL_RXQ_CTL_REG(qnum) \ argument
289 (SXGBE_MTL_TC_RXBASE_REG + (qnum * 0x80) + 0x0C)
290 #define SXGBE_MTL_RXQ_INTENABLE_REG(qnum) \ argument
291 (SXGBE_MTL_TC_RXBASE_REG + (qnum * 0x80) + 0x30)
292 #define SXGBE_MTL_RXQ_INTSTATUS_REG(qnum) \ argument
293 (SXGBE_MTL_TC_RXBASE_REG + (qnum * 0x80) + 0x34)