Lines Matching refs:ks_pcie

75 	struct keystone_pcie *ks_pcie = to_keystone_pcie(pp);  in ks_dw_pcie_get_msi_addr()  local
77 return ks_pcie->app.start + MSI_IRQ; in ks_dw_pcie_get_msi_addr()
80 void ks_dw_pcie_handle_msi_irq(struct keystone_pcie *ks_pcie, int offset) in ks_dw_pcie_handle_msi_irq() argument
82 struct pcie_port *pp = &ks_pcie->pp; in ks_dw_pcie_handle_msi_irq()
86 pending = readl(ks_pcie->va_app_base + MSI0_IRQ_STATUS + (offset << 4)); in ks_dw_pcie_handle_msi_irq()
106 struct keystone_pcie *ks_pcie; in ks_dw_pcie_msi_irq_ack() local
113 ks_pcie = to_keystone_pcie(pp); in ks_dw_pcie_msi_irq_ack()
118 ks_pcie->va_app_base + MSI0_IRQ_STATUS + (reg_offset << 4)); in ks_dw_pcie_msi_irq_ack()
119 writel(reg_offset + MSI_IRQ_OFFSET, ks_pcie->va_app_base + IRQ_EOI); in ks_dw_pcie_msi_irq_ack()
125 struct keystone_pcie *ks_pcie = to_keystone_pcie(pp); in ks_dw_pcie_msi_set_irq() local
129 ks_pcie->va_app_base + MSI0_IRQ_ENABLE_SET + (reg_offset << 4)); in ks_dw_pcie_msi_set_irq()
135 struct keystone_pcie *ks_pcie = to_keystone_pcie(pp); in ks_dw_pcie_msi_clear_irq() local
139 ks_pcie->va_app_base + MSI0_IRQ_ENABLE_CLR + (reg_offset << 4)); in ks_dw_pcie_msi_clear_irq()
144 struct keystone_pcie *ks_pcie; in ks_dw_pcie_msi_irq_mask() local
152 ks_pcie = to_keystone_pcie(pp); in ks_dw_pcie_msi_irq_mask()
166 struct keystone_pcie *ks_pcie; in ks_dw_pcie_msi_irq_unmask() local
174 ks_pcie = to_keystone_pcie(pp); in ks_dw_pcie_msi_irq_unmask()
210 struct keystone_pcie *ks_pcie = to_keystone_pcie(pp); in ks_dw_pcie_msi_host_init() local
213 pp->irq_domain = irq_domain_add_linear(ks_pcie->msi_intc_np, in ks_dw_pcie_msi_host_init()
228 void ks_dw_pcie_enable_legacy_irqs(struct keystone_pcie *ks_pcie) in ks_dw_pcie_enable_legacy_irqs() argument
233 writel(0x1, ks_pcie->va_app_base + IRQ_ENABLE_SET + (i << 4)); in ks_dw_pcie_enable_legacy_irqs()
236 void ks_dw_pcie_handle_legacy_irq(struct keystone_pcie *ks_pcie, int offset) in ks_dw_pcie_handle_legacy_irq() argument
238 struct pcie_port *pp = &ks_pcie->pp; in ks_dw_pcie_handle_legacy_irq()
242 pending = readl(ks_pcie->va_app_base + IRQ_STATUS + (offset << 4)); in ks_dw_pcie_handle_legacy_irq()
245 virq = irq_linear_revmap(ks_pcie->legacy_irq_domain, offset); in ks_dw_pcie_handle_legacy_irq()
252 writel(offset, ks_pcie->va_app_base + IRQ_EOI); in ks_dw_pcie_handle_legacy_irq()
327 void ks_dw_pcie_setup_rc_app_regs(struct keystone_pcie *ks_pcie) in ks_dw_pcie_setup_rc_app_regs() argument
329 struct pcie_port *pp = &ks_pcie->pp; in ks_dw_pcie_setup_rc_app_regs()
334 ks_dw_pcie_set_dbi_mode(ks_pcie->va_app_base); in ks_dw_pcie_setup_rc_app_regs()
337 ks_dw_pcie_clear_dbi_mode(ks_pcie->va_app_base); in ks_dw_pcie_setup_rc_app_regs()
340 writel(CFG_PCIM_WIN_SZ_IDX & 0x7, ks_pcie->va_app_base + OB_SIZE); in ks_dw_pcie_setup_rc_app_regs()
346 writel(start | 1, ks_pcie->va_app_base + OB_OFFSET_INDEX(i)); in ks_dw_pcie_setup_rc_app_regs()
347 writel(0, ks_pcie->va_app_base + OB_OFFSET_HI(i)); in ks_dw_pcie_setup_rc_app_regs()
352 writel(OB_XLAT_EN_VAL | readl(ks_pcie->va_app_base + CMD_STATUS), in ks_dw_pcie_setup_rc_app_regs()
353 ks_pcie->va_app_base + CMD_STATUS); in ks_dw_pcie_setup_rc_app_regs()
373 static void __iomem *ks_pcie_cfg_setup(struct keystone_pcie *ks_pcie, u8 bus, in ks_pcie_cfg_setup() argument
377 struct pcie_port *pp = &ks_pcie->pp; in ks_pcie_cfg_setup()
393 writel(regval, ks_pcie->va_app_base + CFG_SETUP); in ks_pcie_cfg_setup()
400 struct keystone_pcie *ks_pcie = to_keystone_pcie(pp); in ks_dw_pcie_rd_other_conf() local
404 addr = ks_pcie_cfg_setup(ks_pcie, bus_num, devfn); in ks_dw_pcie_rd_other_conf()
412 struct keystone_pcie *ks_pcie = to_keystone_pcie(pp); in ks_dw_pcie_wr_other_conf() local
416 addr = ks_pcie_cfg_setup(ks_pcie, bus_num, devfn); in ks_dw_pcie_wr_other_conf()
428 struct keystone_pcie *ks_pcie = to_keystone_pcie(pp); in ks_dw_pcie_v3_65_scan_bus() local
431 ks_dw_pcie_set_dbi_mode(ks_pcie->va_app_base); in ks_dw_pcie_v3_65_scan_bus()
437 ks_dw_pcie_clear_dbi_mode(ks_pcie->va_app_base); in ks_dw_pcie_v3_65_scan_bus()
443 writel(ks_pcie->app.start, pp->dbi_base + PCI_BASE_ADDRESS_0); in ks_dw_pcie_v3_65_scan_bus()
456 void ks_dw_pcie_initiate_link_train(struct keystone_pcie *ks_pcie) in ks_dw_pcie_initiate_link_train() argument
461 val = readl(ks_pcie->va_app_base + CMD_STATUS); in ks_dw_pcie_initiate_link_train()
463 writel(LTSSM_EN_VAL | val, ks_pcie->va_app_base + CMD_STATUS); in ks_dw_pcie_initiate_link_train()
466 val = readl(ks_pcie->va_app_base + CMD_STATUS); in ks_dw_pcie_initiate_link_train()
467 writel(LTSSM_EN_VAL | val, ks_pcie->va_app_base + CMD_STATUS); in ks_dw_pcie_initiate_link_train()
477 int __init ks_dw_pcie_host_init(struct keystone_pcie *ks_pcie, in ks_dw_pcie_host_init() argument
480 struct pcie_port *pp = &ks_pcie->pp; in ks_dw_pcie_host_init()
499 ks_pcie->va_app_base = devm_ioremap_resource(pp->dev, res); in ks_dw_pcie_host_init()
500 if (IS_ERR(ks_pcie->va_app_base)) in ks_dw_pcie_host_init()
501 return PTR_ERR(ks_pcie->va_app_base); in ks_dw_pcie_host_init()
503 ks_pcie->app = *res; in ks_dw_pcie_host_init()
506 ks_pcie->legacy_irq_domain = in ks_dw_pcie_host_init()
507 irq_domain_add_linear(ks_pcie->legacy_intc_np, in ks_dw_pcie_host_init()
511 if (!ks_pcie->legacy_irq_domain) { in ks_dw_pcie_host_init()