Lines Matching refs:va_app_base

86 	pending = readl(ks_pcie->va_app_base + MSI0_IRQ_STATUS + (offset << 4));  in ks_dw_pcie_handle_msi_irq()
118 ks_pcie->va_app_base + MSI0_IRQ_STATUS + (reg_offset << 4)); in ks_dw_pcie_msi_irq_ack()
119 writel(reg_offset + MSI_IRQ_OFFSET, ks_pcie->va_app_base + IRQ_EOI); in ks_dw_pcie_msi_irq_ack()
129 ks_pcie->va_app_base + MSI0_IRQ_ENABLE_SET + (reg_offset << 4)); in ks_dw_pcie_msi_set_irq()
139 ks_pcie->va_app_base + MSI0_IRQ_ENABLE_CLR + (reg_offset << 4)); in ks_dw_pcie_msi_clear_irq()
233 writel(0x1, ks_pcie->va_app_base + IRQ_ENABLE_SET + (i << 4)); in ks_dw_pcie_enable_legacy_irqs()
242 pending = readl(ks_pcie->va_app_base + IRQ_STATUS + (offset << 4)); in ks_dw_pcie_handle_legacy_irq()
252 writel(offset, ks_pcie->va_app_base + IRQ_EOI); in ks_dw_pcie_handle_legacy_irq()
334 ks_dw_pcie_set_dbi_mode(ks_pcie->va_app_base); in ks_dw_pcie_setup_rc_app_regs()
337 ks_dw_pcie_clear_dbi_mode(ks_pcie->va_app_base); in ks_dw_pcie_setup_rc_app_regs()
340 writel(CFG_PCIM_WIN_SZ_IDX & 0x7, ks_pcie->va_app_base + OB_SIZE); in ks_dw_pcie_setup_rc_app_regs()
346 writel(start | 1, ks_pcie->va_app_base + OB_OFFSET_INDEX(i)); in ks_dw_pcie_setup_rc_app_regs()
347 writel(0, ks_pcie->va_app_base + OB_OFFSET_HI(i)); in ks_dw_pcie_setup_rc_app_regs()
352 writel(OB_XLAT_EN_VAL | readl(ks_pcie->va_app_base + CMD_STATUS), in ks_dw_pcie_setup_rc_app_regs()
353 ks_pcie->va_app_base + CMD_STATUS); in ks_dw_pcie_setup_rc_app_regs()
393 writel(regval, ks_pcie->va_app_base + CFG_SETUP); in ks_pcie_cfg_setup()
431 ks_dw_pcie_set_dbi_mode(ks_pcie->va_app_base); in ks_dw_pcie_v3_65_scan_bus()
437 ks_dw_pcie_clear_dbi_mode(ks_pcie->va_app_base); in ks_dw_pcie_v3_65_scan_bus()
461 val = readl(ks_pcie->va_app_base + CMD_STATUS); in ks_dw_pcie_initiate_link_train()
463 writel(LTSSM_EN_VAL | val, ks_pcie->va_app_base + CMD_STATUS); in ks_dw_pcie_initiate_link_train()
466 val = readl(ks_pcie->va_app_base + CMD_STATUS); in ks_dw_pcie_initiate_link_train()
467 writel(LTSSM_EN_VAL | val, ks_pcie->va_app_base + CMD_STATUS); in ks_dw_pcie_initiate_link_train()
499 ks_pcie->va_app_base = devm_ioremap_resource(pp->dev, res); in ks_dw_pcie_host_init()
500 if (IS_ERR(ks_pcie->va_app_base)) in ks_dw_pcie_host_init()
501 return PTR_ERR(ks_pcie->va_app_base); in ks_dw_pcie_host_init()