Lines Matching refs:o0

184 	mov	11, %o0			! floppy irq level (unused anyway)
201 add %sp, STACKFRAME_SZ, %o0 ! pt_regs
232 mov %l7, %o0 ! irq level
252 add %sp, STACKFRAME_SZ, %o0
317 GET_PROCESSOR4M_ID(o0)
320 sll %o0, 2, %o0
321 ld [%o5 + %o0], %o5
344 sethi %hi(CC_ICLR), %o0
346 or %o0, %lo(CC_ICLR), %o0
347 stha %o1, [%o0] ASI_M_MXCC /* Clear PIL 14 in MXCC's ICLR */
353 add %sp, STACKFRAME_SZ, %o0
364 or %o4, (CC_EREG - CC_BASE), %o0
365 ldda [%o0] ASI_M_MXCC, %o0
366 andcc %o0, %o2, %g0
372 or %o4, (CC_ICLR - CC_BASE), %o0
374 stha %o1, [%o0] ASI_M_MXCC /* Clear PIL 15 in MXCC's ICLR */
445 add %sp, STACKFRAME_SZ, %o0
465 add %sp, STACKFRAME_SZ, %o0
488 add %sp, STACKFRAME_SZ, %o0
500 add %sp, STACKFRAME_SZ, %o0
513 add %sp, STACKFRAME_SZ, %o0
552 add %sp, STACKFRAME_SZ, %o0
569 add %sp, STACKFRAME_SZ, %o0
586 add %sp, STACKFRAME_SZ, %o0
603 add %sp, STACKFRAME_SZ, %o0
620 add %sp, STACKFRAME_SZ, %o0
637 add %sp, STACKFRAME_SZ, %o0
654 add %sp, STACKFRAME_SZ, %o0
797 add %sp, STACKFRAME_SZ, %o0 ! arg1 = pt_regs ptr
805 add %sp, STACKFRAME_SZ, %o0 ! pt_regs *regs arg
818 add %sp, STACKFRAME_SZ, %o0 ! pt_regs *regs arg
834 add %sp, STACKFRAME_SZ, %o0
854 add %sp, STACKFRAME_SZ, %o0
861 add %sp, STACKFRAME_SZ, %o0
885 mov SIGCHLD, %o0 ! arg0: clone flags
930 sethi %hi(0x4000 | 0x0100 | SIGCHLD), %o0
932 or %o0, %lo(0x4000 | 0x0100 | SIGCHLD), %o0
945 add %sp, STACKFRAME_SZ, %o0
948 cmp %o0, 0
950 mov -ENOSYS, %o0
964 mov -ENOSYS, %o0
967 mov %i0, %o0
978 ld [%g3 + TI_TASK], %o0
980 ld [%sp + STACKFRAME_SZ + PT_I0], %o0
985 ld [%g3 + TI_TASK], %o0
988 ld [%sp + STACKFRAME_SZ + PT_G2], %o0
997 mov 0, %o0
1016 mov %i0, %o0
1031 st %o0, [%sp + STACKFRAME_SZ + PT_I0]
1035 cmp %o0, -ERESTART_RESTARTBLOCK
1055 sub %g0, %o0, %o0
1057 st %o0, [%sp + STACKFRAME_SZ + PT_I0]
1068 add %sp, STACKFRAME_SZ, %o0
1106 std %f0, [%o0 + 0x00]
1107 std %f2, [%o0 + 0x08]
1108 std %f4, [%o0 + 0x10]
1109 std %f6, [%o0 + 0x18]
1110 std %f8, [%o0 + 0x20]
1111 std %f10, [%o0 + 0x28]
1112 std %f12, [%o0 + 0x30]
1113 std %f14, [%o0 + 0x38]
1114 std %f16, [%o0 + 0x40]
1115 std %f18, [%o0 + 0x48]
1116 std %f20, [%o0 + 0x50]
1117 std %f22, [%o0 + 0x58]
1118 std %f24, [%o0 + 0x60]
1119 std %f26, [%o0 + 0x68]
1120 std %f28, [%o0 + 0x70]
1122 std %f30, [%o0 + 0x78]
1141 ldd [%o0 + 0x00], %f0
1142 ldd [%o0 + 0x08], %f2
1143 ldd [%o0 + 0x10], %f4
1144 ldd [%o0 + 0x18], %f6
1145 ldd [%o0 + 0x20], %f8
1146 ldd [%o0 + 0x28], %f10
1147 ldd [%o0 + 0x30], %f12
1148 ldd [%o0 + 0x38], %f14
1149 ldd [%o0 + 0x40], %f16
1150 ldd [%o0 + 0x48], %f18
1151 ldd [%o0 + 0x50], %f20
1152 ldd [%o0 + 0x58], %f22
1153 ldd [%o0 + 0x60], %f24
1154 ldd [%o0 + 0x68], %f26
1155 ldd [%o0 + 0x70], %f28
1156 ldd [%o0 + 0x78], %f30
1171 mov %i0, %o0 ! round multiplier up so large ns ok
1173 umul %o0, %o1, %o0
1176 umul %o0, %o1, %o0
1179 mov %o1, %o0 ! >>32 later for better resolution
1184 mov %i0, %o0
1187 umul %o0, %o1, %o0
1190 umul %o0, %o1, %o0
1194 addcc %o0, %l0, %o0 ! 2**32 * 0.009 999
1198 mov HZ, %o0 ! >>32 earlier for wider range
1199 umul %o0, %o1, %o0
1203 cmp %o0, 0x0
1206 subcc %o0, 1, %o0
1223 add %sp, STACKFRAME_SZ, %o0
1238 add %sp, STACKFRAME_SZ, %o0
1248 ldd [%o0], %o6
1262 ld [%g6 + TI_UWINMASK], %o0 ! get current umask
1263 orcc %g0, %o0, %g0 ! if no bits set, we are done
1270 ld [%g6 + TI_UWINMASK], %o0 ! get consistent state
1271 orcc %g0, %o0, %g0 ! did an interrupt come in?
1278 andncc %o0, %o3, %o0 ! clean this bit in umask
1293 LOAD_CURRENT(g6, o0)
1316 ld [%o2 + PCI_SYS_INT_PENDING], %o0
1366 srl %g1, 12, %o0
1367 and %o0, 3, %o0
1372 lda [%g0] ASI_M_VIKING_TMP1, %o0
1376 rd %asr17, %o0
1377 srl %o0, 0x1c, %o0