Lines Matching refs:clkr
75 .clkr.hw.init = &(struct clk_init_data){
98 .clkr.hw.init = &(struct clk_init_data){
110 .clkr.hw.init = &(struct clk_init_data){
122 .clkr.hw.init = &(struct clk_init_data){
138 .clkr.hw.init = &(struct clk_init_data){
165 .clkr.hw.init = &(struct clk_init_data){
195 .clkr.hw.init = &(struct clk_init_data){
215 .clkr.hw.init = &(struct clk_init_data){
240 .clkr.hw.init = &(struct clk_init_data){
253 .clkr.hw.init = &(struct clk_init_data){
267 .clkr.hw.init = &(struct clk_init_data){
280 .clkr.hw.init = &(struct clk_init_data){
294 .clkr.hw.init = &(struct clk_init_data){
307 .clkr.hw.init = &(struct clk_init_data){
321 .clkr.hw.init = &(struct clk_init_data){
334 .clkr.hw.init = &(struct clk_init_data){
348 .clkr.hw.init = &(struct clk_init_data){
361 .clkr.hw.init = &(struct clk_init_data){
375 .clkr.hw.init = &(struct clk_init_data){
408 .clkr.hw.init = &(struct clk_init_data){
422 .clkr.hw.init = &(struct clk_init_data){
436 .clkr.hw.init = &(struct clk_init_data){
450 .clkr.hw.init = &(struct clk_init_data){
464 .clkr.hw.init = &(struct clk_init_data){
478 .clkr.hw.init = &(struct clk_init_data){
491 .clkr.hw.init = &(struct clk_init_data){
505 .clkr.hw.init = &(struct clk_init_data){
518 .clkr.hw.init = &(struct clk_init_data){
532 .clkr.hw.init = &(struct clk_init_data){
545 .clkr.hw.init = &(struct clk_init_data){
559 .clkr.hw.init = &(struct clk_init_data){
572 .clkr.hw.init = &(struct clk_init_data){
586 .clkr.hw.init = &(struct clk_init_data){
599 .clkr.hw.init = &(struct clk_init_data){
613 .clkr.hw.init = &(struct clk_init_data){
626 .clkr.hw.init = &(struct clk_init_data){
640 .clkr.hw.init = &(struct clk_init_data){
654 .clkr.hw.init = &(struct clk_init_data){
668 .clkr.hw.init = &(struct clk_init_data){
682 .clkr.hw.init = &(struct clk_init_data){
696 .clkr.hw.init = &(struct clk_init_data){
710 .clkr.hw.init = &(struct clk_init_data){
724 .clkr.hw.init = &(struct clk_init_data){
745 .clkr.hw.init = &(struct clk_init_data){
766 .clkr.hw.init = &(struct clk_init_data){
793 .clkr.hw.init = &(struct clk_init_data){
807 .clkr.hw.init = &(struct clk_init_data){
821 .clkr.hw.init = &(struct clk_init_data){
839 .clkr.hw.init = &(struct clk_init_data){
884 .clkr.hw.init = &sdcc1_apps_clk_src_init,
893 .clkr.hw.init = &(struct clk_init_data){
907 .clkr.hw.init = &(struct clk_init_data){
921 .clkr.hw.init = &(struct clk_init_data){
940 .clkr.hw.init = &(struct clk_init_data){
958 .clkr.hw.init = &(struct clk_init_data){
977 .clkr.hw.init = &(struct clk_init_data){
1000 .clkr.hw.init = &(struct clk_init_data){
1021 .clkr.hw.init = &(struct clk_init_data){
1040 .clkr.hw.init = &(struct clk_init_data){
1064 .clkr = {
1081 .clkr = {
1097 .clkr = {
1114 .clkr = {
1131 .clkr = {
1148 .clkr = {
1165 .clkr = {
1182 .clkr = {
1199 .clkr = {
1216 .clkr = {
1233 .clkr = {
1250 .clkr = {
1267 .clkr = {
1284 .clkr = {
1301 .clkr = {
1318 .clkr = {
1335 .clkr = {
1352 .clkr = {
1369 .clkr = {
1386 .clkr = {
1404 .clkr = {
1420 .clkr = {
1437 .clkr = {
1454 .clkr = {
1471 .clkr = {
1488 .clkr = {
1505 .clkr = {
1522 .clkr = {
1539 .clkr = {
1556 .clkr = {
1573 .clkr = {
1590 .clkr = {
1607 .clkr = {
1624 .clkr = {
1641 .clkr = {
1658 .clkr = {
1675 .clkr = {
1692 .clkr = {
1709 .clkr = {
1727 .clkr = {
1744 .clkr = {
1761 .clkr = {
1778 .clkr = {
1796 .clkr = {
1813 .clkr = {
1830 .clkr = {
1847 .clkr = {
1864 .clkr = {
1881 .clkr = {
1898 .clkr = {
1914 .clkr = {
1931 .clkr = {
1947 .clkr = {
1963 .clkr = {
1976 .clkr = {
1993 .clkr = {
2010 .clkr = {
2026 .clkr = {
2042 .clkr = {
2059 .clkr = {
2075 .clkr = {
2091 .clkr = {
2107 .clkr = {
2124 .clkr = {
2140 .clkr = {
2157 .clkr = {
2173 .clkr = {
2190 .clkr = {
2207 .clkr = {
2223 .clkr = {
2240 .clkr = {
2256 .clkr = {
2272 .clkr = {
2289 .clkr = {
2306 .clkr = {
2322 .clkr = {
2338 .clkr = {
2355 .clkr = {
2371 .clkr = {
2388 .clkr = {
2405 .clkr = {
2421 .clkr = {
2445 [GPLL0] = &gpll0.clkr,
2447 [CONFIG_NOC_CLK_SRC] = &config_noc_clk_src.clkr,
2448 [PERIPH_NOC_CLK_SRC] = &periph_noc_clk_src.clkr,
2449 [SYSTEM_NOC_CLK_SRC] = &system_noc_clk_src.clkr,
2450 [GPLL1] = &gpll1.clkr,
2452 [USB30_MASTER_CLK_SRC] = &usb30_master_clk_src.clkr,
2453 [BLSP1_QUP1_I2C_APPS_CLK_SRC] = &blsp1_qup1_i2c_apps_clk_src.clkr,
2454 [BLSP1_QUP1_SPI_APPS_CLK_SRC] = &blsp1_qup1_spi_apps_clk_src.clkr,
2455 [BLSP1_QUP2_I2C_APPS_CLK_SRC] = &blsp1_qup2_i2c_apps_clk_src.clkr,
2456 [BLSP1_QUP2_SPI_APPS_CLK_SRC] = &blsp1_qup2_spi_apps_clk_src.clkr,
2457 [BLSP1_QUP3_I2C_APPS_CLK_SRC] = &blsp1_qup3_i2c_apps_clk_src.clkr,
2458 [BLSP1_QUP3_SPI_APPS_CLK_SRC] = &blsp1_qup3_spi_apps_clk_src.clkr,
2459 [BLSP1_QUP4_I2C_APPS_CLK_SRC] = &blsp1_qup4_i2c_apps_clk_src.clkr,
2460 [BLSP1_QUP4_SPI_APPS_CLK_SRC] = &blsp1_qup4_spi_apps_clk_src.clkr,
2461 [BLSP1_QUP5_I2C_APPS_CLK_SRC] = &blsp1_qup5_i2c_apps_clk_src.clkr,
2462 [BLSP1_QUP5_SPI_APPS_CLK_SRC] = &blsp1_qup5_spi_apps_clk_src.clkr,
2463 [BLSP1_QUP6_I2C_APPS_CLK_SRC] = &blsp1_qup6_i2c_apps_clk_src.clkr,
2464 [BLSP1_QUP6_SPI_APPS_CLK_SRC] = &blsp1_qup6_spi_apps_clk_src.clkr,
2465 [BLSP1_UART1_APPS_CLK_SRC] = &blsp1_uart1_apps_clk_src.clkr,
2466 [BLSP1_UART2_APPS_CLK_SRC] = &blsp1_uart2_apps_clk_src.clkr,
2467 [BLSP1_UART3_APPS_CLK_SRC] = &blsp1_uart3_apps_clk_src.clkr,
2468 [BLSP1_UART4_APPS_CLK_SRC] = &blsp1_uart4_apps_clk_src.clkr,
2469 [BLSP1_UART5_APPS_CLK_SRC] = &blsp1_uart5_apps_clk_src.clkr,
2470 [BLSP1_UART6_APPS_CLK_SRC] = &blsp1_uart6_apps_clk_src.clkr,
2471 [BLSP2_QUP1_I2C_APPS_CLK_SRC] = &blsp2_qup1_i2c_apps_clk_src.clkr,
2472 [BLSP2_QUP1_SPI_APPS_CLK_SRC] = &blsp2_qup1_spi_apps_clk_src.clkr,
2473 [BLSP2_QUP2_I2C_APPS_CLK_SRC] = &blsp2_qup2_i2c_apps_clk_src.clkr,
2474 [BLSP2_QUP2_SPI_APPS_CLK_SRC] = &blsp2_qup2_spi_apps_clk_src.clkr,
2475 [BLSP2_QUP3_I2C_APPS_CLK_SRC] = &blsp2_qup3_i2c_apps_clk_src.clkr,
2476 [BLSP2_QUP3_SPI_APPS_CLK_SRC] = &blsp2_qup3_spi_apps_clk_src.clkr,
2477 [BLSP2_QUP4_I2C_APPS_CLK_SRC] = &blsp2_qup4_i2c_apps_clk_src.clkr,
2478 [BLSP2_QUP4_SPI_APPS_CLK_SRC] = &blsp2_qup4_spi_apps_clk_src.clkr,
2479 [BLSP2_QUP5_I2C_APPS_CLK_SRC] = &blsp2_qup5_i2c_apps_clk_src.clkr,
2480 [BLSP2_QUP5_SPI_APPS_CLK_SRC] = &blsp2_qup5_spi_apps_clk_src.clkr,
2481 [BLSP2_QUP6_I2C_APPS_CLK_SRC] = &blsp2_qup6_i2c_apps_clk_src.clkr,
2482 [BLSP2_QUP6_SPI_APPS_CLK_SRC] = &blsp2_qup6_spi_apps_clk_src.clkr,
2483 [BLSP2_UART1_APPS_CLK_SRC] = &blsp2_uart1_apps_clk_src.clkr,
2484 [BLSP2_UART2_APPS_CLK_SRC] = &blsp2_uart2_apps_clk_src.clkr,
2485 [BLSP2_UART3_APPS_CLK_SRC] = &blsp2_uart3_apps_clk_src.clkr,
2486 [BLSP2_UART4_APPS_CLK_SRC] = &blsp2_uart4_apps_clk_src.clkr,
2487 [BLSP2_UART5_APPS_CLK_SRC] = &blsp2_uart5_apps_clk_src.clkr,
2488 [BLSP2_UART6_APPS_CLK_SRC] = &blsp2_uart6_apps_clk_src.clkr,
2489 [CE1_CLK_SRC] = &ce1_clk_src.clkr,
2490 [CE2_CLK_SRC] = &ce2_clk_src.clkr,
2491 [GP1_CLK_SRC] = &gp1_clk_src.clkr,
2492 [GP2_CLK_SRC] = &gp2_clk_src.clkr,
2493 [GP3_CLK_SRC] = &gp3_clk_src.clkr,
2494 [PDM2_CLK_SRC] = &pdm2_clk_src.clkr,
2495 [SDCC1_APPS_CLK_SRC] = &sdcc1_apps_clk_src.clkr,
2496 [SDCC2_APPS_CLK_SRC] = &sdcc2_apps_clk_src.clkr,
2497 [SDCC3_APPS_CLK_SRC] = &sdcc3_apps_clk_src.clkr,
2498 [SDCC4_APPS_CLK_SRC] = &sdcc4_apps_clk_src.clkr,
2499 [TSIF_REF_CLK_SRC] = &tsif_ref_clk_src.clkr,
2500 [USB30_MOCK_UTMI_CLK_SRC] = &usb30_mock_utmi_clk_src.clkr,
2501 [USB_HS_SYSTEM_CLK_SRC] = &usb_hs_system_clk_src.clkr,
2502 [USB_HSIC_CLK_SRC] = &usb_hsic_clk_src.clkr,
2503 [USB_HSIC_IO_CAL_CLK_SRC] = &usb_hsic_io_cal_clk_src.clkr,
2504 [USB_HSIC_SYSTEM_CLK_SRC] = &usb_hsic_system_clk_src.clkr,
2505 [GCC_BAM_DMA_AHB_CLK] = &gcc_bam_dma_ahb_clk.clkr,
2506 [GCC_BLSP1_AHB_CLK] = &gcc_blsp1_ahb_clk.clkr,
2507 [GCC_BLSP1_QUP1_I2C_APPS_CLK] = &gcc_blsp1_qup1_i2c_apps_clk.clkr,
2508 [GCC_BLSP1_QUP1_SPI_APPS_CLK] = &gcc_blsp1_qup1_spi_apps_clk.clkr,
2509 [GCC_BLSP1_QUP2_I2C_APPS_CLK] = &gcc_blsp1_qup2_i2c_apps_clk.clkr,
2510 [GCC_BLSP1_QUP2_SPI_APPS_CLK] = &gcc_blsp1_qup2_spi_apps_clk.clkr,
2511 [GCC_BLSP1_QUP3_I2C_APPS_CLK] = &gcc_blsp1_qup3_i2c_apps_clk.clkr,
2512 [GCC_BLSP1_QUP3_SPI_APPS_CLK] = &gcc_blsp1_qup3_spi_apps_clk.clkr,
2513 [GCC_BLSP1_QUP4_I2C_APPS_CLK] = &gcc_blsp1_qup4_i2c_apps_clk.clkr,
2514 [GCC_BLSP1_QUP4_SPI_APPS_CLK] = &gcc_blsp1_qup4_spi_apps_clk.clkr,
2515 [GCC_BLSP1_QUP5_I2C_APPS_CLK] = &gcc_blsp1_qup5_i2c_apps_clk.clkr,
2516 [GCC_BLSP1_QUP5_SPI_APPS_CLK] = &gcc_blsp1_qup5_spi_apps_clk.clkr,
2517 [GCC_BLSP1_QUP6_I2C_APPS_CLK] = &gcc_blsp1_qup6_i2c_apps_clk.clkr,
2518 [GCC_BLSP1_QUP6_SPI_APPS_CLK] = &gcc_blsp1_qup6_spi_apps_clk.clkr,
2519 [GCC_BLSP1_UART1_APPS_CLK] = &gcc_blsp1_uart1_apps_clk.clkr,
2520 [GCC_BLSP1_UART2_APPS_CLK] = &gcc_blsp1_uart2_apps_clk.clkr,
2521 [GCC_BLSP1_UART3_APPS_CLK] = &gcc_blsp1_uart3_apps_clk.clkr,
2522 [GCC_BLSP1_UART4_APPS_CLK] = &gcc_blsp1_uart4_apps_clk.clkr,
2523 [GCC_BLSP1_UART5_APPS_CLK] = &gcc_blsp1_uart5_apps_clk.clkr,
2524 [GCC_BLSP1_UART6_APPS_CLK] = &gcc_blsp1_uart6_apps_clk.clkr,
2525 [GCC_BLSP2_AHB_CLK] = &gcc_blsp2_ahb_clk.clkr,
2526 [GCC_BLSP2_QUP1_I2C_APPS_CLK] = &gcc_blsp2_qup1_i2c_apps_clk.clkr,
2527 [GCC_BLSP2_QUP1_SPI_APPS_CLK] = &gcc_blsp2_qup1_spi_apps_clk.clkr,
2528 [GCC_BLSP2_QUP2_I2C_APPS_CLK] = &gcc_blsp2_qup2_i2c_apps_clk.clkr,
2529 [GCC_BLSP2_QUP2_SPI_APPS_CLK] = &gcc_blsp2_qup2_spi_apps_clk.clkr,
2530 [GCC_BLSP2_QUP3_I2C_APPS_CLK] = &gcc_blsp2_qup3_i2c_apps_clk.clkr,
2531 [GCC_BLSP2_QUP3_SPI_APPS_CLK] = &gcc_blsp2_qup3_spi_apps_clk.clkr,
2532 [GCC_BLSP2_QUP4_I2C_APPS_CLK] = &gcc_blsp2_qup4_i2c_apps_clk.clkr,
2533 [GCC_BLSP2_QUP4_SPI_APPS_CLK] = &gcc_blsp2_qup4_spi_apps_clk.clkr,
2534 [GCC_BLSP2_QUP5_I2C_APPS_CLK] = &gcc_blsp2_qup5_i2c_apps_clk.clkr,
2535 [GCC_BLSP2_QUP5_SPI_APPS_CLK] = &gcc_blsp2_qup5_spi_apps_clk.clkr,
2536 [GCC_BLSP2_QUP6_I2C_APPS_CLK] = &gcc_blsp2_qup6_i2c_apps_clk.clkr,
2537 [GCC_BLSP2_QUP6_SPI_APPS_CLK] = &gcc_blsp2_qup6_spi_apps_clk.clkr,
2538 [GCC_BLSP2_UART1_APPS_CLK] = &gcc_blsp2_uart1_apps_clk.clkr,
2539 [GCC_BLSP2_UART2_APPS_CLK] = &gcc_blsp2_uart2_apps_clk.clkr,
2540 [GCC_BLSP2_UART3_APPS_CLK] = &gcc_blsp2_uart3_apps_clk.clkr,
2541 [GCC_BLSP2_UART4_APPS_CLK] = &gcc_blsp2_uart4_apps_clk.clkr,
2542 [GCC_BLSP2_UART5_APPS_CLK] = &gcc_blsp2_uart5_apps_clk.clkr,
2543 [GCC_BLSP2_UART6_APPS_CLK] = &gcc_blsp2_uart6_apps_clk.clkr,
2544 [GCC_BOOT_ROM_AHB_CLK] = &gcc_boot_rom_ahb_clk.clkr,
2545 [GCC_CE1_AHB_CLK] = &gcc_ce1_ahb_clk.clkr,
2546 [GCC_CE1_AXI_CLK] = &gcc_ce1_axi_clk.clkr,
2547 [GCC_CE1_CLK] = &gcc_ce1_clk.clkr,
2548 [GCC_CE2_AHB_CLK] = &gcc_ce2_ahb_clk.clkr,
2549 [GCC_CE2_AXI_CLK] = &gcc_ce2_axi_clk.clkr,
2550 [GCC_CE2_CLK] = &gcc_ce2_clk.clkr,
2551 [GCC_GP1_CLK] = &gcc_gp1_clk.clkr,
2552 [GCC_GP2_CLK] = &gcc_gp2_clk.clkr,
2553 [GCC_GP3_CLK] = &gcc_gp3_clk.clkr,
2554 [GCC_LPASS_Q6_AXI_CLK] = &gcc_lpass_q6_axi_clk.clkr,
2555 [GCC_MMSS_NOC_CFG_AHB_CLK] = &gcc_mmss_noc_cfg_ahb_clk.clkr,
2556 [GCC_OCMEM_NOC_CFG_AHB_CLK] = &gcc_ocmem_noc_cfg_ahb_clk.clkr,
2557 [GCC_MSS_CFG_AHB_CLK] = &gcc_mss_cfg_ahb_clk.clkr,
2558 [GCC_MSS_Q6_BIMC_AXI_CLK] = &gcc_mss_q6_bimc_axi_clk.clkr,
2559 [GCC_PDM2_CLK] = &gcc_pdm2_clk.clkr,
2560 [GCC_PDM_AHB_CLK] = &gcc_pdm_ahb_clk.clkr,
2561 [GCC_PRNG_AHB_CLK] = &gcc_prng_ahb_clk.clkr,
2562 [GCC_SDCC1_AHB_CLK] = &gcc_sdcc1_ahb_clk.clkr,
2563 [GCC_SDCC1_APPS_CLK] = &gcc_sdcc1_apps_clk.clkr,
2564 [GCC_SDCC2_AHB_CLK] = &gcc_sdcc2_ahb_clk.clkr,
2565 [GCC_SDCC2_APPS_CLK] = &gcc_sdcc2_apps_clk.clkr,
2566 [GCC_SDCC3_AHB_CLK] = &gcc_sdcc3_ahb_clk.clkr,
2567 [GCC_SDCC3_APPS_CLK] = &gcc_sdcc3_apps_clk.clkr,
2568 [GCC_SDCC4_AHB_CLK] = &gcc_sdcc4_ahb_clk.clkr,
2569 [GCC_SDCC4_APPS_CLK] = &gcc_sdcc4_apps_clk.clkr,
2570 [GCC_SYS_NOC_USB3_AXI_CLK] = &gcc_sys_noc_usb3_axi_clk.clkr,
2571 [GCC_TSIF_AHB_CLK] = &gcc_tsif_ahb_clk.clkr,
2572 [GCC_TSIF_REF_CLK] = &gcc_tsif_ref_clk.clkr,
2573 [GCC_USB2A_PHY_SLEEP_CLK] = &gcc_usb2a_phy_sleep_clk.clkr,
2574 [GCC_USB2B_PHY_SLEEP_CLK] = &gcc_usb2b_phy_sleep_clk.clkr,
2575 [GCC_USB30_MASTER_CLK] = &gcc_usb30_master_clk.clkr,
2576 [GCC_USB30_MOCK_UTMI_CLK] = &gcc_usb30_mock_utmi_clk.clkr,
2577 [GCC_USB30_SLEEP_CLK] = &gcc_usb30_sleep_clk.clkr,
2578 [GCC_USB_HS_AHB_CLK] = &gcc_usb_hs_ahb_clk.clkr,
2579 [GCC_USB_HS_SYSTEM_CLK] = &gcc_usb_hs_system_clk.clkr,
2580 [GCC_USB_HSIC_AHB_CLK] = &gcc_usb_hsic_ahb_clk.clkr,
2581 [GCC_USB_HSIC_CLK] = &gcc_usb_hsic_clk.clkr,
2582 [GCC_USB_HSIC_IO_CAL_CLK] = &gcc_usb_hsic_io_cal_clk.clkr,
2583 [GCC_USB_HSIC_IO_CAL_SLEEP_CLK] = &gcc_usb_hsic_io_cal_sleep_clk.clkr,
2584 [GCC_USB_HSIC_SYSTEM_CLK] = &gcc_usb_hsic_system_clk.clkr,
2710 gcc_msm8974_clocks[GPLL4] = &gpll4.clkr; in msm8974_pro_clock_override()
2713 &gcc_sdcc1_cdccal_sleep_clk.clkr; in msm8974_pro_clock_override()
2715 &gcc_sdcc1_cdccal_ff_clk.clkr; in msm8974_pro_clock_override()