Lines Matching refs:x

43 #define  SOR_STATE_ASY_OWNER(x)			(((x) & 0xf) << 0)  argument
45 #define SOR_HEAD_STATE0(x) (0x05 + (x)) argument
52 #define SOR_HEAD_STATE1(x) (0x07 + (x)) argument
53 #define SOR_HEAD_STATE2(x) (0x09 + (x)) argument
54 #define SOR_HEAD_STATE3(x) (0x0b + (x)) argument
55 #define SOR_HEAD_STATE4(x) (0x0d + (x)) argument
56 #define SOR_HEAD_STATE5(x) (0x0f + (x)) argument
63 #define SOR_CLK_CNTRL_DP_LINK_SPEED(x) (((x) & 0x1f) << 2) argument
88 #define SOR_PLL0_ICHPMP(x) (((x) & 0xf) << 24) argument
90 #define SOR_PLL0_VCOCAP(x) (((x) & 0xf) << 8) argument
93 #define SOR_PLL0_PLLREG_LEVEL(x) (((x) & 0x3) << 6) argument
106 #define SOR_PLL1_LOADADJ(x) (((x) & 0xf) << 20) argument
109 #define SOR_PLL1_TMDS_TERMADJ(x) (((x) & 0xf) << 9) argument
123 #define SOR_PLL3_BG_VREF_LEVEL(x) (((x) & 0xf) << 24) argument
129 #define SOR_CSTM_ROTCLK(x) (((x) & 0xf) << 24) argument
142 #define SOR_SEQ_CTL_PD_PC_ALT(x) (((x) & 0xf) << 12) argument
143 #define SOR_SEQ_CTL_PD_PC(x) (((x) & 0xf) << 8) argument
144 #define SOR_SEQ_CTL_PU_PC_ALT(x) (((x) & 0xf) << 4) argument
145 #define SOR_SEQ_CTL_PU_PC(x) (((x) & 0xf) << 0) argument
154 #define SOR_LANE_SEQ_CTL_DELAY(x) (((x) & 0xf) << 12) argument
156 #define SOR_SEQ_INST(x) (0x22 + (x)) argument
180 #define SOR_SEQ_INST_WAIT(x) (((x) & 0x3ff) << 0) argument
221 #define SOR_DP_LINKCTL_LANE_COUNT(x) (((1 << (x)) - 1) << 16) argument
224 #define SOR_DP_LINKCTL_TU_SIZE(x) (((x) & 0x7f) << 2) argument
233 #define SOR_LANE_DRIVE_CURRENT_LANE3(x) (((x) & 0xff) << 24) argument
234 #define SOR_LANE_DRIVE_CURRENT_LANE2(x) (((x) & 0xff) << 16) argument
235 #define SOR_LANE_DRIVE_CURRENT_LANE1(x) (((x) & 0xff) << 8) argument
236 #define SOR_LANE_DRIVE_CURRENT_LANE0(x) (((x) & 0xff) << 0) argument
242 #define SOR_LANE_PREEMPHASIS_LANE3(x) (((x) & 0xff) << 24) argument
243 #define SOR_LANE_PREEMPHASIS_LANE2(x) (((x) & 0xff) << 16) argument
244 #define SOR_LANE_PREEMPHASIS_LANE1(x) (((x) & 0xff) << 8) argument
245 #define SOR_LANE_PREEMPHASIS_LANE0(x) (((x) & 0xff) << 0) argument
249 #define SOR_LANE_POSTCURSOR_LANE3(x) (((x) & 0xff) << 24) argument
250 #define SOR_LANE_POSTCURSOR_LANE2(x) (((x) & 0xff) << 16) argument
251 #define SOR_LANE_POSTCURSOR_LANE1(x) (((x) & 0xff) << 8) argument
252 #define SOR_LANE_POSTCURSOR_LANE0(x) (((x) & 0xff) << 0) argument
259 #define SOR_DP_CONFIG_ACTIVE_SYM_FRAC(x) (((x) & 0xf) << 16) argument
261 #define SOR_DP_CONFIG_ACTIVE_SYM_COUNT(x) (((x) & 0x7f) << 8) argument
263 #define SOR_DP_CONFIG_WATERMARK(x) (((x) & 0x3f) << 0) argument
273 #define SOR_DP_PADCTL_TX_PU(x) (((x) & 0xff) << 8) argument
348 #define INFOFRAME_HEADER_LEN(x) (((x) & 0xff) << 16) argument
349 #define INFOFRAME_HEADER_VERSION(x) (((x) & 0xff) << 8) argument
350 #define INFOFRAME_HEADER_TYPE(x) (((x) & 0xff) << 0) argument
354 #define SOR_HDMI_CTRL_MAX_AC_PACKET(x) (((x) & 0x1f) << 16) argument
356 #define SOR_HDMI_CTRL_REKEY(x) (((x) & 0x7f) << 0) argument
359 #define SOR_REFCLK_DIV_INT(x) ((((x) >> 2) & 0xff) << 8) argument
360 #define SOR_REFCLK_DIV_FRAC(x) (((x) & 0x3) << 6) argument
364 #define SOR_INPUT_CONTROL_HDMI_SRC_SELECT(x) (((x) & 0x1) << 0) argument